Puce de circuit intégré d'origine dans l'électronique 93LC66A-I/SN 1K-16K Microwire
electronics ic chip
,integrated circuit components
Puce de circuit intégré d'origine dans l'électronique 93LC66A-I/SN 1K-16K Microwire
93LC66A-I/SN
EEPROM série compatibles microfil 1K-16K
Fonctionnalité
• Densités de 1 Kbits à 16 Kbits
• Technologie CMOS basse consommation
• Disponible avec ou sans fonction ORG : Avec fonction ORG : - Broche ORG au niveau logique bas : mot de 8 bits - Broche ORG au niveau logique haut : mot de 16 bits Sans fonction ORG : - Version 'A' : mot de 8 bits - ' Version B' : mot de 16 bits
• Broche d'activation de programme : - Protection en écriture pour l'ensemble de la matrice (93XX76C et 93XX86C uniquement)
• Cycles d'effacement/d'écriture automatiques (y compris l'effacement automatique)
• ERAL automatique avant WRAL
• Circuit de protection des données de mise sous/hors tension
• E/S série à 3 fils standard de l'industrie
• Signal d'état de l'appareil (Prêt/Occupé)
• Fonction de lecture séquentielle
• 1 000 000 cycles E/W
• Conservation des données > 200 ans
• Sans plomb et conforme RoHS
• Plages de température prises en charge
- Industriel (I) -40°C à +85°C
- Automobile (E) -40°C à +125°C
Description:
Microchip Technology Inc. prend en charge le bus Microwire à 3 fils avec des PROM série basse tension effaçables électriquement (EEPROM) dont la densité varie de 1 Kbits à 16 Kbits.Chaque densité est disponible avec et sans la fonctionnalité ORG, et sélectionnée par le numéro de pièce commandé.La technologie CMOS avancée rend ces dispositifs idéaux pour les applications de mémoire non volatile à faible consommation.Toute la série de dispositifs Microwire est disponible dans les boîtiers PDIP et SOIC standard à 8 broches, ainsi que dans les boîtiers plus avancés tels que le MSOP à 8 broches, le TSSOP à 8 broches, le SOT-23 à 6 broches et le 8 broches. DFN (2x3).Tous les forfaits sont sans Pb.Schémas des broches (pas à l'échelle)
Tableau des fonctions des broches
NOM | FONCTION |
CS | Sélection de puce |
CLK | Horloge de données série |
DL | Entrée de données série |
FAIRE | Sortie de données série |
VSS | Sol |
PE | Activer le programme |
ORG | Configuration de la mémoire |
VCC | Source de courant |
Remarque : les fonctionnalités ORG et PE ne sont pas disponibles dans tous les produits
CARACTÉRISTIQUES CC
Tous les paramètres s'appliquent sur les plages spécifiées, sauf indication contraire. | VCC = 1.8V à 5.5V Industriel | |||||
Param. Non. | Symbole | Paramètre | Min. | Max. | Unités | Conditions |
A1 | FCLK | Fréquence d'horloge | —— | 3 2 1 | MHz MHz MHz | 4.5V ≤ VCC < 5.5V |
A2 | TCKH | Horloge haute heure | 200 250 450 | —— | ns ns ns | 4.5V ≤ VCC < 5.5V |
A3 | TCKL | Heure basse de l'horloge | 100 200 450 | —— | ns ns ns | 4.5V ≤ VCC < 5.5V |
A4 | TCSS | Temps de configuration de la sélection de puce | 50 100 250 | —— | ns ns ns | 4.5V ≤ VCC < 5.5V |
A5 | TCSH | Temps de maintien de la sélection de puce | 0 | —— | ns | 1,8 V ≤ CC < 5,5 V |
A6 | TCSL | Chip Select faible temps | 250 | —— | ns | 1,8 V ≤ CC < 5,5 V |
A7 | TDIS | Temps de configuration de la saisie des données | 50 100 250 | —— | ns ns ns | 4.5V ≤ VCC < 5.5V |
A8 | TDIH | Temps de maintien de l'entrée des données | 50 100 250 | —— | ns ns ns | 4.5V ≤ VCC < 5.5V |
A9 | DPT | Délai de sortie des données | —— | 100 | ns | 4.5V ≤ VCC < 5.5V, |
A10 | ZTC | Temps de désactivation de la sortie de données | —— | 200 250 400 | ns ns ns | 4,5 V ≤ VCC < 5,5 V 2,5 V ≤ VCC < 4,5 V 1,8 V ≤ VCC < 2,5 V |
A11 | VST | Heure de validité du statut | —— | 200 300 500 | ns ns ns | 4,5 V ≤ VCC < 5,5 V 2,5 V ≤ VCC < 4,5 V 1,8 V ≤ VCC < 2,5 V |
A12 | Twc | Temps de cycle du programme | —— —— —— | 5 6 2 | SP SP SP | Mode effacement/écriture 93XX76X/86X (versions AA et LC) 93XX46X/56X/66X (versions AA et LC) 93C46X/56X/66X/76X/86X |
A13 | Twc | |||||
A14 | CET | Temps de cycle du programme | —— | 6 | SP | Mode ERAL, 4,5 V ≤ VCC ≤ 5,5 V |
A15 | Twl | —— | 15 | SP | Mode WRAL, 4,5 V ≤ VCC ≤ 5,5 V | |
A16 | —— | Endurance | 1M | —— | cycles | 25 °C, VCC = 5,0 V, (Remarque 2) |
Note
1 : Ce paramètre est échantillonné périodiquement et n'est pas testé à 100 %
2 : Broches ORG et PE non disponibles sur les versions « A » ou « B ».
3 : L'état Prêt/Occupé doit être effacé de DO, voir Section 4.4 « Data Out (DO) ».

AT25128AN-10SI-2.7 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT25160A-10TI-2.7 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT24C64BN-10SU-2.7 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT25020AY1-10YI-1.8 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT25040AY1-10YI-1.8 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT25010AN-10SU-1.8 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

AT25020AY1-10YI-2.7 mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC

Mémoire IC 64Kb (8K X de 24LC64-I/P TV 8) je mémoire instantanée de ² C 400kHz 900ns 8 PDIP Eeprom

Mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC d'AT24C512C-SSHD-T
