Repérage d'arrêt d'IC PMIC DDR-II de gestion de chemin de puissance de LP2997MRX/NOPB
battery charge management ic
,power management integrated circuit
Repérage d'arrêt d'IC PMIC DDR-II de gestion de chemin de puissance de LP2997MRX/NOPB
CARACTÉRISTIQUES
- Source et courant d'évier
-
Basse compensation de tension de sortie
-
Résistance externe n'a pas exigé
-
Topologie linéaire
-
Suspendez à la fonctionnalité de Ram (STREPTOCOQUE)
-
Bas nombre de composants externe
-
Arrêt thermique
-
Disponible dans SOIC-8, AINSI paquets PowerPAD-8
APPLICATIONS
-
Tension d'arrêt de DDR-II
-
Circuit typique d'application de l'arrêt SSTL-18
DESCRIPTION
Le régulateur LP2997 linéaire est conçu pour répondre aux caractéristiques de JEDEC SSTL-18 pour l'arrêt de la mémoire de DDR-II. Le dispositif contient un amplificateur opérationnel ultra-rapide pour fournir l'excellente réponse pour charger des coupures. L'étape de sortie empêche la pousse à travers tout en fournissant les crêtes actuelles 500mA et passagères continues jusqu'à 900mA dans la demande de la manière prescrite d'arrêt de DDR-II SDRAM. Le LP2997 incorpore également une goupille de VSENSE pour fournir le règlement supérieur de charge et un résultat de VREF comme référence pour le jeu de puces et le DIMMs.
Une caractéristique supplémentaire trouvée sur le LP2997 est une basse goupille active de l'arrêt (écart-type) qui fournit suspendent à la fonctionnalité de RAM (STREPTOCOQUE). Quand l'écart-type est bas tiré la sortie de VTT de trois états fournissant un résultat à grande impédance, mais, VREF restera actif. Un avantage de l'épargne de puissance peut être obtenu en ce mode par le courant tranquille inférieur.