Envoyer le message
Maison > produits > Puces de circuits intégrés > Le codec monolithique de PCM de quadruple/filtrent les puces électroniques TP3094V/NOPB, quatre canaux d'IC de voix

Le codec monolithique de PCM de quadruple/filtrent les puces électroniques TP3094V/NOPB, quatre canaux d'IC de voix

fabricant:
Produit de fabrication
Description:
PCM, Filter Interface 32 b PCM Audio Interface 44-PLCC (16.59x16.59)
Catégorie:
Puces de circuits intégrés
Prix:
Negotiation
Méthode de paiement:
T/T, Western Union, Paypal
Caractéristiques
Input low voltage:
<=0.8V
Output low voltage:
<=0.4V
Input low current:
-10~10μA
Point culminant:

digital integrated circuits

,

linear integrated circuits

Introduction

Le codec monolithique de PCM de quadruple/filtrent les puces électroniques TP3094, quatre canaux d'IC de voix

Description générale

Le TP3094 est un dispositif monolithique de codec et de filtre de PCM mis en application utilisant une architecture de traitement numérique du signal. Il fournit quatre canaux de voix, en combinant transmettez passe-bande et recevoir les filtres de canal passe-bas avec la compression-extension Alaw ou des encodeurs et des décodeurs de PCM de m-loi. Le dispositif est fabriqué utilisant le processus avancé du CMOS du ressortissant.

Le dispositif inclut des filtres d'anticrénelage et des convertisseurs de sigma-delta consacrés à chaque canal, et par une unité commune de traitement des signaux qui effectue tout le filtrage restant et le traitement pour les quatre canaux.

Le TP3094 inclut une interface numérique flexible de PCM, qui permet au dispositif d'être relié aux autobus de PCM de différents formats. Il peut également être relié à d'autres dispositifs TP3094 d'une mode de cascade, pour un système avec jusqu'à 128 interfaces de POTS (quand un autobus du PCM 2.048MHz est utilisé).

Caractéristiques

• Manipule quatre canaux de voix

• Système complet de codec et de filtre comprenant : - Transmettez et recevez les filtres de canal - Un-loi ou m-loi encodeur/décodeur de compression-extension

• De mise hors tension mode pour la consommation de puissance faible

• Compatible à la répartition temporelle standard a multiplexé l'autobus de PCM - le mode mordu par 8, le signal de cadre de la référence externe - mode mordu par 32, TSA interne, avec les SOLIDES TOTAUX consécutifs

• Jusqu'à 128 canaux (32 dispositifs) peuvent être cascadés

• Un-loi programmable de fonctions (communes pour chacun des 4 canaux) : - ou m-loi - horloge simple de MCLK, automatiquement sélectionnable de 8.192MHz, de 4.096MHz, de 2.048MHz et de 1.536/1.544MHz - Digital et modes test de réalimentation analogue

• Conçu pour des applications de CCITT et de LSSGR

• Alimentation d'énergie simple de +5V

• 44 paquet de bâti de surface de l'avance PLCC

• Maximisez la densité de circuit de linecard

• Utilisation dans le central téléphonique, le transporteur de boucle, et les cartes de ligne et de tronc d'abonné d'équipement de PBX

• Grand choix -40°C de température de fonctionnement à 85°C

Pin Descriptions

Le maître de MCLK (entrée) et le PCM ont mordu l'entrée d'horloge. Doivent être l'un ou l'autre de 1.536MHz/1.544MHz, de 2.048MHz, de 4.096MHz ou de 8.192MHz. Sa valeur est automatiquement détectée intérieurement sur la puissance avec l'entrée valide de synchronisation de cadre.

AVCC0, AVCC1

Goupilles positives d'approvisionnement pour les circuits analogues. AVCC0 est pour le canal 0 et le canal 1. AVCC1 est pour le canal 2 et le canal 3.

AVCC0=AVCC1=+5V ±5%. Ces deux goupilles devraient être reliées ensemble en dehors du dispositif.

AGND0, AGND1

La terre analogue. Tous les signaux analogues sont mis en référence à AGND0 et à AGND1. AGND0 est la terre analogue pour le canal 0 et le canal 1. AGND1 est la terre analogue pour le canal 2 et le canal 3. Ces deux goupilles devraient être reliées ensemble en dehors du dispositif.

DVCC

Approvisionnement positif pour les circuits numériques.

DVCC=+5V ±5%.

DGND

Au sol de Digital. Tous les signaux de logique sont mis en référence à DGND. Cette terre doit être mise à la terre d'autres dispositifs numériques au niveau de la carte.

Ports analogues

VXI0-, VXI1-, VXI2-, VXI3- (entrées)

En inversant les entrées analogiques du transmettez les amplificateurs d'entrée des canaux 0-3. Ils sont mis en référence à une tension interne de référence environ de 2.4V.

GXO0, GXO1, GXO2, GXO3 (sorties)

Les sorties du transmettent des amplificateurs d'entrée des canaux 0-3. Elles sont mises en référence à une tension interne de référence environ de 2.4V

VRO0, VRO1, VRO2, les sorties analogiques VRO3 (ouputs) du reçoivent des amplificateurs pour des canaux 0-3. Ils sont mis en référence à une tension interne de référence environ de 2.4V

Port de PCM

DX (sortie)

Transmettez la sortie de données de PCM. Des données périodiques de PCM sont décalées sur le bord de montée de MCLK pendant assigné transmettent la tranche de temps. Tristated quand assignés transmettent la tranche de temps n'est pas en activité.

TSx (sortie)

La sortie ouverte de drain qui palpite bas pendant assigné transmettent des tranches de temps (pour chacun des quatre canaux).

DR (entrée)

Recevez l'entrée de données de PCM. Des données périodiques de PCM sont décalées dans le dispositif sur le bord en baisse de MCLK pendant assigné reçoivent la tranche de temps.

FSX0, FSR0 (entrées)

Transmettez et recevez les entrées de synchronisation de vue pour le canal 0. Elles identifient le début d'un nouveau cadre dans pour transmettre et recevoir la direction. Elles sont des signaux de logique de 8 kilohertz, et doivent être synchrones à MCLK. La synchronisation courte et la longue synchronisation chacun des deux de vue de vue sont soutenues. En mode à 32 bits ces signaux constituent la référence 8kHz pour tous les canaux. Seulement la synchronisation courte de vue est soutenue en mode à 32 bits.

FSX1, FSR1 (entrées/sorties)

Transmettez et recevez les entrées de synchronisation de vue pour le canal 1.

En mode à 32 bits ces goupilles devenir sorties et produire d'un signal de synchronisation de cadre avec le dernier peu du courant à 32 bits, afin de laisser cascader un autre TP3094 en mode à 32 bits. FSX1 est transmet la sortie de vue et FSR1 est reçoit la sortie de vue.

FSX2, FSX3, FSR2, FSR3 (entrées)

Transmettez et recevez les entrées de synchronisation de vue pour le canal 2 et 3. Ces goupilles sont recommandées pour être mises à la terre analogue quand en mode à 32 bits.

LOI d'A/u choisie (entrée)

Loi d'A/u choisie. Par cette Un-loi de goupille (+5V) ou u-loi (0V) est choisi.

PDN0-3 (entrée)

De mise hors tension signaux de commande. Chaque canal a une puissance consacrée en bas d'entrée. Si actives haut, ces goupilles ont placé le mode de puissance faible, arrêtant la majeure partie des circuits consacrés à eux et réduisant la puissance. Les sorties analogiques relatives VROi et GXOi, et la sortie numérique DX sont mises dans à grande impédance.

Essai (entrée)

Les modes test permettent. Si actif (HAUTE), ainsi que les goupilles de PDNi choisit un des modes test disponibles (voyez le texte pour une description complète de ces modes).

PCMMode (entrée)

Sélection de mode de PCM. Quand ce signal est BAS (0V), le mode de 8 bits est choisi et chaque canal s'attend à ce que sa personne transmette et reçoive le signal de cadre. Quand il est HAUT, le mode mordu par 32 est choisi ; en ce mode FSX0 et FSR0 sont employés en tant que signaux de encadrement et les SOLIDES TOTAUX sont assignés consécutivement de ces cadres, à partir de Ch0 à Ch3. En ce mode FSX1 et FSR1 deviennent les sorties et produire signaux de 1 cadre de bit de longs avec le dernier peu du train des bits 32. Ces signaux de vue peuvent être employés pour cascader un autre dispositif en mode mordu par 32.

N-F

Pin de filtre. Pour le rejet optimal de bruit un condensateur 100nF doit être relié entre cette goupille et la terre analogue AGND0.

PT1, PT2, PT3, PT4 (entrées)

Ces goupilles sont employées par national pour l'essai de fabrication interne. Elles doivent être mises à la terre numérique pour l'opération normale de dispositif.

OR

Toutes les goupilles d'OR doivent être mises à la terre analogue la plus proche, pour réduire la sensibilité de bruit de dispositif.

PRODUITS CONNEXES
Image partie # Description
Mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC de CPC5622A

Mémoire instantanée NOUVELLES ET ORIGINALES ACTIONS d'IC de CPC5622A

Telecom IC Data Access Arrangement (DAA) 32-SOIC
SP706REN-L/TR Circuits intégrés électroniques

SP706REN-L/TR Circuits intégrés électroniques

Supervisor 1 Channel 8-SOIC
ISD2590P Puces électroniques à puce unique

ISD2590P Puces électroniques à puce unique

Voice Record/Playback IC Multiple Message 90 Sec Pushbutton 28-DIP
Émetteur simple de SP3485CN-L/TR 3.3V 10Mbps SOIC8

Émetteur simple de SP3485CN-L/TR 3.3V 10Mbps SOIC8

1/1 Transceiver Half RS422, RS485 8-SOIC
74HCT245D circuit intégré Chip Transceiver Non Inverting 1 bit de l'élément 8

74HCT245D circuit intégré Chip Transceiver Non Inverting 1 bit de l'élément 8

Transceiver, Non-Inverting 1 Element 8 Bit per Element 3-State Output 20-SOIC
Module de décodeur de MT8870 DTMF, module audio de composition de décodeur de contrôle de téléphone

Module de décodeur de MT8870 DTMF, module audio de composition de décodeur de contrôle de téléphone

IC TELECOM INTERFACE 18SOIC
NOUVELLES ET ORIGINALES ACTIONS DE CS4345-CZZR

NOUVELLES ET ORIGINALES ACTIONS DE CS4345-CZZR

DAC, Audio 24 b 192k SPI 10-TSSOP
P80C32X2BA 80C51 Chips de circuits intégrés programmables, circuits intégrés numériques communs de la famille des microcontrôleurs 8 bits

P80C32X2BA 80C51 Chips de circuits intégrés programmables, circuits intégrés numériques communs de la famille des microcontrôleurs 8 bits

P80C32 - 80C51 8-BIT MICROCONTRO
THC63LVD104C Nouveau et original

THC63LVD104C Nouveau et original

784Mbps Deserializer 5 Input 35 Output 64-TQFP (10x10)
FT4232HL-REEL mémoire flash IC Nouveau et original

FT4232HL-REEL mémoire flash IC Nouveau et original

USB Bridge, USB to UART USB 2.0 UART Interface 64-LQFP (10x10)
Envoyez le RFQ
Courant:
MOQ:
10